STM32H750ZBT6 Microcontrollori ARM - MCU ad alte prestazioni e DSP DP-FPU, Arm Cortex-M7 MCU 128 Kbyte di Flash 1 MB di RAM, 48
♠ Descrizzione di u produttu
Attributu di u produttu | Valore di l'attributu |
Produttore: | STMicroelectronics |
Categoria di produttu: | Microcontrollers ARM - MCU |
RoHS: | Dettagli |
Serie: | STM32H7 |
Stile di muntatura: | SMD/SMT |
Pacchettu / Casu: | LQFP-144 |
Core: | ARM Cortex M7 |
Dimensione di memoria di prugramma: | 128 kB |
Larghezza di bus di dati: | 32 bit |
Risoluzione ADC: | 3 x 16 bit |
Frequenza massima di clock: | 480 MHz |
Numero di I/O: | 114 I/O |
Dimensione RAM di dati: | 1 MB |
Tensione di alimentazione - Min: | 1,62 V |
Tensione di alimentazione - Max: | 3,6 V |
Température minimale de fonctionnement : | - 40 C |
Temperature Maximum Operating: | + 85 C |
Imballaggio: | vassa |
Marca: | STMicroelectronics |
Sensibili à l'umidità: | Iè |
Tipu di pruduttu: | Microcontrollers ARM - MCU |
Quantità di pacchettu di fabbrica: | 360 |
Subcategoria: | Microcontrollers - MCU |
Nome commerciale: | STM32 |
♠ MCU Arm® Cortex®-M7 32-bit 480MHz, 128 Kbyte Flash, 1 Mbyte RAM, 46 com.è interfaccia analogica, criptu
I dispositi STM32H750xB sò basati nantu à u core Arm® Cortex®-M7 32-bit RISC d'altu rendiment chì operanu finu à 480 MHz.U core Cortex® -M7 presenta una unità a virgola flottante (FPU) chì supporta l'istruzzioni è i tipi di dati Arm® doppia precisione (conforme IEEE 754) è unica precisione.I dispositi STM32H750xB supportanu un inseme cumpletu di istruzioni DSP è una unità di prutezzione di memoria (MPU) per rinfurzà a sicurità di l'applicazione.
I dispositi STM32H750xB incorporanu memorie integrate d'alta velocità cù una memoria Flash di 128 Kbyte, finu à 1 Mbyte di RAM (cumprese 192 Kbyte di TCM RAM, finu à 864 Kbyte di SRAM d'utilizatore è 4 Kbytes di SRAM di backup), è ancu una vasta gamma. gamma di I/O è periferiche avanzati cunnessi à bus APB, bus AHB, matrice di bus multi-AHB 2x32-bit è una interconnessione AXI multistrati chì sustene l'accessu à a memoria interna è esterna.
Tutti i dispusitivi offrenu trè ADC, dui DAC, dui comparatori di putenza ultra-bassa, un RTC di bassa putenza, un timer d'alta risoluzione, 12 timers di 16 bit di u scopu generale, dui timers PWM per u cuntrollu di u mutore, cinque timers di bassa putenza. , un veru generatore di numeri aleatorii (RNG), è una cellula di accelerazione criptografica.I dispositi supportanu quattru filtri digitali per i modulatori sigma-delta esterni (DFSDM).Hanu ancu interfaccia di cumunicazione standard è avanzata.
Core
• 32-bit Arm® Cortex®-M7 core cù FPU di doppia precisione è cache L1: 16 Kbytes di dati è 16 Kbytes di cache d'istruzzioni;frequenza finu à 480 MHz, MPU, 1027 DMIPS/ 2.14 DMIPS/MHz (Dhrystone 2.1), è istruzioni DSP
Memorie
• 128 Kbytes di memoria Flash
• 1 Mbyte di RAM: 192 Kbytes di TCM RAM (inc. 64 Kbytes di ITCM RAM + 128 Kbytes di DTCM RAM per rutine di tempu criticu), 864 Kbytes di SRAM d'utilizatore, è 4 Kbytes di SRAM in u duminiu di Backup
• Interfaccia di memoria dual mode Quad-SPI chì funziona finu à 133 MHz
• Controller di memoria esterna flessibile cù un bus di dati finu à 32-bit:
- SRAM, PSRAM, NOR Memoria flash clock finu à 133 MHz in modu sincronu
- SDRAM/LPSDR SDRAM
- Memorie Flash NAND 8/16-bit
• Unità di calculu CRC
Sicurezza
• ROP, PC-ROP, tamper attivu, supportu di l'aghjurnamentu di firmware sicuru, Modu d'accessu sicuru
General-purpose input/outputs
• Finu à 168 porti I / O cù capacità di interruzzione
Reset è gestione di putenza
• 3 duminii di putenza separati chì ponu esse indipindenti à u clock-gated o spenti:
– D1: capacità d'alta prestazione
– D2 : periferiche di cumunicazione è timers
- D3: reset / cuntrollu di l'orologio / gestione di l'energia
• 1,62 à 3,6 V applicazione fornitura è I / O
• POR, PDR, PVD è BOR
• Dedicated USB power embedding un regulatore internu 3.3 V per furnisce i PHY internu
• Regulatore integratu (LDO) cù output scalable configurable per furnisce u circuitu digitale
• Scala di tensione in modalità Run è Stop (6 intervalli configurabili)
• Regulatore di salvezza (~ 0,9 V)
• Riferenza di tensione per periferica analogica / VREF +
• Modi Low-putere: Sleep, Stop, Standby è VBAT sustegnu carica batterie
Cunsumu di putenza bassu
• Modu di funziunamentu di batterie VBAT cù capacità di carica
• CPU è pins surviglianza statu putenza duminiu duminiu
• 2,95 µA in modalità Standby (Backup SRAM OFF, RTC/LSE ON)
Gestione di u clock
• Oscillatori interni: 64 MHz HSI, 48 MHz HSI48, 4 MHz CSI, 32 kHz LSI
• Oscillatori esterni: 4-48 MHz HSE, 32,768 kHz LSE
• 3 × PLLs (1 per u clock di u sistema, 2 per l'orologio di u kernel) cù u Modu Fraccionale
Matrice di interconnessione
• 3 matrici di bus (1 AXI è 2 AHB)
• Ponti (5× AHB2-APB, 2× AXI2-AHB)
Controllers DMA per scaricà u CPU
• 1× maestru d'alta veloce cuntrollu di accessu direttu di memoria (MDMA) cù supportu di lista ligata
• 2 × DMA dual-port cù FIFO
• 1× DMA basica cù capacità di router di dumanda
Finu à 35 periferiche di cumunicazione
• 4× I2Cs FM+ interfacce (SMBus/PMBus)
• 4× USART/4x UART (interfaccia ISO7816, LIN, IrDA, finu à 12,5 Mbit/s) è 1x LPUART
• 6× SPIs, 3 cù muxed duplex I2S classi di precisione audio via PLL audio internu o clock esternu, 1x I2S in duminiu LP (finu à 150 MHz)
• 4x SAI (interfaccia audio seriale)
• interfaccia SPDIFRX
• SWPMI unicu filu maestru di protocolu I / F
• interfaccia MDIO Slave
• 2× interfacce SD/SDIO/MMC (finu à 125 MHz)
• 2× CAN controllers: 2 cù CAN FD, 1 cù CAN time-triggered (TT-CAN)
• 2× interfacce USB OTG (1FS, 1HS/FS) soluzione senza cristalli cù LPM è BCD
• Interfaccia MAC Ethernet cù controller DMA
• HDMI-CEC
• Interfaccia di camera da 8 à 14 bit (finu à 80 MHz)
11 periferiche analogiche
• 3× ADC cù 16-bit max.risoluzione (finu à 36 canali, finu à 3.6 MSPS)
• 1× sensor di temperatura
• 2 × convertitori D/A 12-bit (1 MHz)
• 2 × comparators ultra-bassa putenza
• 2× amplificatori operativi (larghezza di banda 7,3 MHz)
• 1 × filtri digitale per modulatore sigma delta (DFSDM) cù 8 canali / 4 filtri
Grafica
• Controller LCD-TFT finu à a risoluzione XGA
• Chrom-ART gràficu hardware Accelerator (DMA2D) per riduce a carica di CPU
• Hardware JPEG Codec
Finu à 22 timers è watchdogs
• 1× timer d'alta risoluzione (2.1 ns max risoluzione)
• 2 × 32-bit timers cù finu à 4 IC / OC / PWM o contatore di impulsi è input di codificatore quadratura (incrementale) (finu à 240 MHz)
• 2 × 16-bit avanzati di cuntrolli di u mutore (finu à 240 MHz)
• 10× 16-bit timers per scopi generale (finu à 240 MHz)
• 5× 16-bit timers low-power (finu à 240 MHz)
• 2× watchdogs (indipindenti è finestra)
• 1 × timer SysTick
• RTC cù precisione sub-seconda è calendariu hardware
Accelerazione criptografica
• AES 128, 192, 256, TDES,
• HASH (MD5, SHA-1, SHA-2), HMAC
• True generatori di numeri aleatorii
Modu di debug
• Interfacce SWD & JTAG
• 4-Kbyte Embedded Trace Buffer