TPS74401RGWR Regulatori di tensione LDO 3A LDO cù avviamentu dolce di prugrammazione
♠ Descrizzione di u pruduttu
Attributu di u pruduttu | Valore di l'attributu |
Fabbricante: | Texas Instruments |
Categoria di u pruduttu: | Regulatori di tensione LDO |
RoHS: | Dettagli |
Stile di muntatura: | SMD/SMT |
Pacchettu / Custodia: | VQFN-20 |
Corrente di uscita: | 3 A |
Numeru di uscite: | 1 Surtita |
Polarità: | Positivu |
Tensione d'entrata, Min: | 800 mV |
Tensione d'entrata, massima: | 5,5 V |
Tipu di surtita: | Ajustabile |
Temperatura minima di funziunamentu: | - 40°C |
Temperatura massima di funziunamentu: | + 125°C |
Tensione di caduta: | 115 mV |
Serie: | TPS74401 |
Imballaggio: | Bobina |
Imballaggio: | Tagliate u nastro |
Imballaggio: | MouseReel |
Marca: | Texas Instruments |
Kit di Sviluppu: | TPS74401EVM-118 |
Tensione di caduta - Max: | 195 mV |
Altezza: | 0,9 mm |
Ib - Corrente di polarizazione d'ingressu: | 2 mA |
Lunghezza: | 5 mm |
Regulazione di linea: | 0,0005 %/V |
Regulazione di carica: | 0,03 %/A |
Sensibile à l'umidità: | Iè |
Corrente di alimentazione operativa: | 3 mA |
Gamma di temperatura di funziunamentu: | - 4 |
Gamma di tensione di uscita: | 800 mV à 3,6 V |
Pd - Dissipazione di putenza: | 2,74 O |
Prodottu: | Regulatori di tensione LDO |
Tipu di pruduttu: | Regulatori di tensione LDO |
Tensione di riferimentu: | 0,804 V |
Quantità di pacchettu di fabbrica: | 3000 |
Sottucateguria: | PMIC - Circuiti integrati di gestione di l'alimentazione |
Tipu: | Regulatori Ultra LDO |
Precisione di a regulazione di a tensione: | 1% |
Larghezza: | 5 mm |
Pesu unitariu: | 0,002469 once |
♠ TPS74401 3.0-A, Ultra-LDO cù Soft-Start Programmabile
I regulatori lineari à bassa caduta (LDO) TPS74401 furniscenu una suluzione robusta è faciule d'utilizà per una larga varietà d'applicazioni. L'avviamentu dolce programmabile da l'utente minimizza u stress nantu à a fonte d'alimentazione d'ingressu riducendu a corrente di spuntu capacitiva à l'avviamentu. L'avviamentu dolce hè monotonicu è adattatu per alimentà parechji tipi diversi di processori è circuiti integrati specifichi di l'applicazione (ASIC). L'entrata di attivazione è l'uscita di bona putenza permettenu un sequenziamentu faciule cù regulatori esterni. Questa flessibilità cumpleta permette à l'utente di cunfigurà una suluzione chì risponde à i requisiti di sequenziamentu di array di porte programmabili in campu (FPGA), processori di signali digitali (DSP) è altre applicazioni cù requisiti di avviamentu specifichi.
Un amplificatore di riferimentu è d'errore di precisione furnisce una precisione di 1% sopra u caricu, a linea, a temperatura è u prucessu. A famiglia di LDO TPS74401 hè stabile senza un condensatore di uscita o cù condensatori di uscita ceramici. A famiglia di dispositivi hè cumpletamente specificata da TJ = –40 °C à 125 °C. U TPS74401 hè offertu in dui picculi pacchetti VQFN à 20 pin (un pacchettu RGW di 5 mm × 5 mm è un pacchettu RGR di 3,5 mm × 3,5 mm), chì produce una dimensione di suluzione tutale assai compatta. Per l'applicazioni chì richiedenu una dissipazione di putenza supplementaria, hè ancu dispunibule u pacchettu DDPAK (KTW).
• Gamma di tensione d'entrata: da 1,1 V à 5,5 V
• U pin Soft-Start (SS) furnisce un avviamentu lineare cù un tempu di rampa impostatu da un condensatore esternu
• 1% di precisione annantu à linea, carica è temperatura
• Supporta tensioni d'ingressu finu à 0,9 V cù alimentazione di polarizazione esterna
• Uscita regulabile: da 0,8 V à 3,6 V
• Abbassamentu di tensione ultra bassu: 115 mV à 3,0 A (tipicu)
• Stabile cù qualsiasi o nisun condensatore di uscita
• Eccellente risposta transitoria
• Open-Drain Power-Good (Solu VQFN)
• Pacchetti: VQFN (RGW) di 5 mm × 5 mm × 1 mm, VQFN (RGR) di 3,5 mm × 3,5 mm è DDPAK
• Applicazioni FPGA
• Core DSP è tensioni I/O
• Applicazioni dopu a regulazione
• Applicazioni cù esigenze speciali di tempu di partenza o di sequenziamentu
• Cuntrolli di scambiu à caldu è di spuntu