XC6SLX9-2TQG144C A fabbrica ùn accetta attualmente ordini per questu pruduttu.
♠ Descrizzione di u pruduttu
Attribuzione di u pruduttu | Valore d'attribuzione |
Fabbricante: | Xilinx |
Categoria di pruduttu: | FPGA - Arreglo di porta programable di campu |
RoHS: | Dettagli |
Serie: | XC6SLX9 |
Cantità di elementi lògichi: | 9152 LE |
Numeru di entrate / uscita: | 102 E/S |
Voltaje de alimentación - Mín.: | 1,14 V |
Tensione di alimentazione - Max.: | 1,26 V |
Temperature di travagliu minima: | 0°C |
Temperature di travagliu massima: | + 85°C |
Velocità di trasmissione di dati: | - |
Numeru di transcettori: | - |
Stile di muntatura: | SMD/SMT |
Pacchettu / Copertura: | TQFP-144 |
Marca: | Xilinx |
RAM distribuita: | 90 kbit |
Bloccu RAM imbottito - EBR: | 576 kbit |
Frequenza di travagliu massima: | 1080 MHz |
Sensibili à l'umidità: | Iè |
Cantità di blocchi di sequenze logiche - LAB: | 715 LABORATORIU |
Voltaje d'alimentazione operativa: | 1,2 V |
Tipu di pruduttu: | FPGA - Array di porte programmabili in campu |
Cantità di empaque de fábrica: | 1 |
Sottucategoria: | Circuiti integrati di logica programmabile |
Nome cummerciale: | Spartanu |
Pesu di l'unità: | 0,052911 once |
♠ Panoramica di a famiglia Spartan-6
A famiglia Spartan®-6 furnisce capacità d'integrazione di sistemi di punta cù u costu tutale u più bassu per l'applicazioni di grande vulume. A famiglia di tredeci membri offre densità espanse chì varianu da 3.840 à 147.443 celle logiche, cù a metà di u cunsumu energeticu di e famiglie Spartan precedenti, è una connettività più rapida è cumpleta. Custruita nantu à una tecnulugia matura di prucessu di rame à bassa putenza di 45 nm chì furnisce l'equilibriu ottimale trà costu, putenza è prestazioni, a famiglia Spartan-6 offre una nova logica di tabella di ricerca (LUT) à 6 ingressi à doppiu registru più efficiente è una ricca selezzione di blocchi di livellu di sistema integrati. Questi includenu RAM à blocchi di 18 Kb (2 x 9 Kb), slice DSP48A1 di seconda generazione, controller di memoria SDRAM, blocchi di gestione di l'orologio in modalità mista migliorati, tecnulugia SelectIO™, blocchi di ricetrasmettitore seriale à alta velocità ottimizzati per a putenza, blocchi Endpoint compatibili cù PCI Express®, modalità avanzate di gestione di l'alimentazione à livellu di sistema, opzioni di cunfigurazione di rilevamentu automaticu è sicurezza IP migliorata cù prutezzione AES è Device DNA. Queste caratteristiche furniscenu una alternativa programmabile à pocu costu à i prudutti ASIC persunalizati cù una facilità d'usu senza precedenti. I FPGA Spartan-6 offrenu a megliu suluzione per i disinni logichi di grande vulume, i disinni DSP orientati à u cunsumadore è l'applicazioni integrate sensibili à i costi. I FPGA Spartan-6 sò a basa di siliciu programmabile per e piattaforme di cuncepimentu miratu chì furniscenu cumpunenti software è hardware integrati chì permettenu à i cuncettori di fucalizza nantu à l'innuvazione appena u so ciclu di sviluppu principia.
• Famiglia Spartan-6:
• Spartan-6 LX FPGA: Ottimizazione logica • Spartan-6 LXT FPGA: Cunnessione seriale à alta velocità
• Cuncipitu per un costu bassu
• Parechji blocchi integrati efficienti
• Selezzione ottimizzata di standard I/O
• Cuscinetti sfalsati • Imballaggi di plastica di grande vulume saldati cù fili metallici
• Bassa putenza statica è dinamica
• Prucessu di 45 nm ottimizatu per u costu è a bassa putenza
• Modu di spegnimentu in ibernazione per una putenza zero
• A modalità di suspensione mantene u statu è a cunfigurazione cù un risvegliu multi-pin, miglioramentu di u cuntrollu
• Tensione di core di 1.0V di putenza inferiore (FPGA LX, solu -1L)
• Tensione di core di 1,2 V à alte prestazioni (FPGA LX è LXT, gradi di velocità -2, -3 è -3N)
• Banchi d'interfaccia SelectIO™ multitensione è multistandard
• Finu à 1.080 Mb/s di velocità di trasferimentu di dati per I/O differenziale
• Unità di uscita selezziunabile, finu à 24 mA per pin
• Norme è protokolli da 3,3 V à 1,2 VI/O
• Interfacce di memoria HSTL è SSTL à bassu costu
• Cunfurmità cù u scambiu à caldu
• Velocità di variazione I/O regulabili per migliurà l'integrità di u signale
• Transceiver seriali GTP à alta velocità in i FPGA LXT
• Finu à 3,2 Gb/s • Interfacce à alta velocità cumprese: Serial ATA, Aurora, 1G Ethernet, PCI Express, OBSAI, CPRI, EPON, GPON, DisplayPort è XAUI
• Bloccu Endpoint integratu per i disinni PCI Express (LXT)
• Supportu di tecnulugia PCI® à bassu costu cumpatibile cù a specificazione 33 MHz, 32 è 64 bit.
• Fette DSP48A1 efficienti
• Aritmetica è trasfurmazione di signali d'altu rendimentu
• Multiplicatore rapidu 18 x 18 è accumulatore 48-bit
• Capacità di pipelining è di cascading
• Pre-aghjunta per aiutà l'applicazioni di filtri