LCMXO640C-4TN144C FPGA - Array di porta programmabile in campu 640 LUTS 113 I/O

Descrizione breve:

Produttori: Lattice
Categoria di produttu: FPGA - Array di porta programmabile in campu
Scheda dati:LCMXO640C-4TN144C
Descrizzione:IC FPGA 113 I/O 144TQFP
Status RoHS: Conforme à RoHS


Detail di u produttu

Features

Tags di u produttu

♠ Descrizzione di u produttu

Attributu di u produttu Valore di l'attributu
Produttore: Lattice
Categoria di produttu: FPGA - Array di porta programmabile in u campu
RoHS: Dettagli
Serie: LCMXO640C
Numero di elementi logici: 640 LE
Numero di I/O: 113 I/O
Tensione di alimentazione - Min: 1,71 V
Tensione di alimentazione - Max: 3.465 V
Température minimale de fonctionnement : 0 C
Temperature Maximum Operating: + 85 C
Tariffa di dati: -
Numero di trasmettitori: -
Stile di muntatura: SMD/SMT
Pacchettu / Casu: TQFP-144
Imballaggio: vassa
Marca: Lattice
RAM distribuita: 6,1 kbit
Altezza: 1,4 mm
Lunghezza: 20 mm
Frequenza operativa massima: 550 MHz
Sensibili à l'umidità:
Numero di blocchi di array logicu - LAB: 80 LAB
Corrente di fornitura operativa: 17 mA
Tensione di alimentazione operativa: 1,8 V/2,5 V/3,3 V
Tipu di pruduttu: FPGA - Array di porta programmabile in u campu
Quantità di pacchettu di fabbrica: 60
Subcategoria: IC logici programmabili
Memoria tutale: 6,1 kbit
larghezza: 20 mm
Pesu unità: 1.319 g

  • Previous:
  • Next:

  • Non volatile, infinitamente riconfigurabile

    • Instant-on - powers up in microseconds

    • Single chip, ùn hè micca necessariu memoria di cunfigurazione esterna

    • Eccellente sicurità di u disignu, senza flussu di pocu per intercepte

    • Reconfigure SRAM basata logica in millisecondi

    • SRAM è memoria non-volatile programmable attraversu u portu JTAG

    • Supports prugrammazione fondo di memoria non-volatile

    Modu di sonnu

    • Permette finu à 100x riduzzione di corrente statica

    Reconfiguration TransFR™ (TFR)

    • aghjurnamentu logica In-campu, mentri sistemu opera

    Alta densità I/O à logica

    • 256 à 2280 LUT4

    • 73 à 271 I / O cù opzioni di pacchettu estensivu

    • Migrazione di densità supportata

    • Imballaggio senza piombo / RoHS

    Memoria integrata è distribuita

    • Finu à 27,6 Kbits sysMEM™ Embedded Block RAM

    • Finu à 7,7 Kbits di RAM distribuitu

    • Lògica di cuntrollu FIFO dedicata

    Buffer I/O flexible

    • U buffer programmable sysIO™ supporta una larga gamma di interfacce:

    - LVCMOS 3.3/2.5/1.8/1.5/1.2

    - LVTTL

    - PCI

    - LVDS, Bus-LVDS, LVPECL, RSDS

    PLL sysCLOCK™

    • Finu à dui PLL analogichi per dispusitivu

    • Clock multiplicà, divide, è a fase shifting

    Supportu à u Livellu di Sistema

    • IEEE Standard 1149.1 Boundary Scan

    • Oscillator Onboard

    • I dispositi operanu cù l'alimentazione di 3.3V, 2.5V, 1.8V o 1.2V

    • IEEE 1532 cumpletu in-sistema di prugrammazione

    Prudutti Related