SPC5644AF0MLU2 Microcontrollori a 32 bit - MCU 32BIT3MB Flsh192KRAM

Descrizione breve:

Produttori: NXP
Categoria di produttu: Microcontrollers 32-bit - MCU
Scheda dati:SPC5644AF0MLU2
Descrizzione: IC MCU 32BIT 1.5MB FLASH 144LQFP
Status RoHS: Conforme à RoHS


Detail di u produttu

Features

Tags di u produttu

♠ Descrizzione di u produttu

Attributu di u produttu Valore di l'attributu
Produttore: NXP
Categoria di produttu: Microcontrollori a 32 bit - MCU
RoHS: Dettagli
Serie: MPC5644A
Stile di muntatura: SMD/SMT
Core: e200z4
Dimensione di memoria di prugramma: 4 MB
Dimensione RAM di dati: 192 kB
Larghezza di bus di dati: 32 bit
Frequenza massima di clock: 120 MHz
Température minimale de fonctionnement : - 40 C
Temperature Maximum Operating: + 125 C
Qualificazione: AEC-Q100
Imballaggio: vassa
Marca: NXP Semiconductors
Sensibili à l'umidità:
Serie di processori: MPC5644A
Tipu di pruduttu: Microcontrollori a 32 bit - MCU
Quantità di pacchettu di fabbrica: 200
Subcategoria: Microcontrollers - MCU
Parte # Alias: 935321662557
Pesu unità: 1.868 g

♠ Microcontrollers 32-bit - MCU

U core di u processore host e200z4 di u microcontroller hè custruitu nantu à a tecnulugia Power Architecture® è cuncepitu specificamente per l'applicazioni integrate.In più di a tecnulugia Power Architecture, stu core supporta l'istruzzioni per l'elaborazione di signali digitale (DSP).L'MPC5644A hà dui livelli di gerarchia di memoria composta da 8 KB di cache d'istruzzioni, sustinutu da 192 KB SRAM in chip è 4 MB di memoria flash interna.

U MPC5644A include una interfaccia di bus esterna, è ancu un bus di calibrazione chì hè accessibile solu quandu si usa u Sistema di calibrazione Freescale VertiCal.Stu documentu descrive e caratteristiche di u MPC5644A è mette in risaltu e caratteristiche elettriche è fisiche impurtanti di u dispusitivu.


  • Previous:
  • Next:

  • • 150 MHz e200z4 Power Architecture core

    - Codifica di l'istruzione di lunghezza variabile (VLE)

    - Architettura superscalar cù unità di esecuzione 2

    - Finu à 2 struzzioni integer o in virgule flottante per ciclu

    - Finu à 4 multiplicà è accumule operazioni per ciclu

    • Organizazione di a memoria

    - 4 MB di memoria flash in chip cù ECC è Read while Write (RWW)

    - 192 KB SRAM in chip cù funziunalità standby (32 KB) è ECC

    — 8 KB di cache di istruzioni (cù blocco di linea), configurabile in 2 o 4 vie

    — 14 + 3 KB di codice eTPU è RAM di dati

    — 5 ✖ 4 interruttore di traversa (XBAR)

    - MMU di 24 entrate

    - Interfaccia Bus Esterna (EBI) cù portu slave è maestru

    • Fail Safe Protection

    - Unità di Prutezzione di Memoria di 16 entrate (MPU)

    - Unità CRC cù 3 sottumoduli

    - Sensore di temperatura di giunzione

    • Interrupts

    — Contrôleur d'interruption configurable (avec NMI)

    - 64 canali DMA

    • Canali Serial

    — 3 ✖ eSCI

    — 3 ✖ DSPI (2 di i quali supportanu Micro Second Channel downstream [MSC])

    — 3 ✖ FlexCAN cù 64 missaghji ognunu

    — 1 ✖ Modulu FlexRay (V2.1) finu à 10 Mbit/s cun canale duale o unicu è 128 oggetti di messagiu è ECC

    • 1 ✖ eMIOS: 24 canali unificati

    • 1 ✖ eTPU2 (eTPU di seconda generazione)

    - 32 canali standard

    — 1 ✖ modulu di reazione (6 canali cù trè uscite per canale)

    • 2 convertitori analoghi-digitali in fila rinfurzati (eQADCs)

    — Quaranta canali di input a 12 bit (multiplexati su 2 ADC);espandibile à 56 canali cù multiplexer esterni

    - 6 file di cumandamenti

    - Trigger è supportu DMA

    - 688 ns tempu minimu di cunversione

    • Caricatore Bootstrap CAN/SCI/FlexRay in chip cù Modulu d'Assistenza à l'Assistente (BAM)

    • Nexus

    - Classe 3+ per u core e200z4

    - Classe 1 per l'eTPU

    • JTAG (5-pin)

    • Sviluppu Trigger Semaphore (DTS)

    — Registru di semafori (32-bit) è un registru di identificazione

    - Adupratu cum'è parte di un protocolu di acquisizione di dati attivatu

    - U pin EVTO hè utilizatu per cumunicà cù l'uttellu esternu

    • Generazione di clock

    - On-chip 4-40 MHz oscillator principale

    - FMPLL on-chip (circuit à blocage de phase modulé en fréquence)

    • Finu à 120 linee I / O di scopu generale

    - Programmable individualmente cum'è input, output o funzione speciale

    - Soglia programmabile (isteresi)

    • Modu di riduzzione di putenza: modi lentu, stop è stand-by

    • Schema di supply flexible

    - Alimentazione unica 5 V cù ballast esternu

    - Alimentazione esterna multipla: 5 V, 3,3 V è 1,2 V

    • Pacchetti

    — 176 LQFP

    — 208 MAPBGA

    — 324 TEPBGA

    CSP 496-pin (solu strumentu di calibrazione)

    Prudutti Related