Microcontrollori STM8S207CBT6 à 8 bit - Linea di prestazioni MCU, MCU STM8S à 8 bit à 24 MHz
♠ Descrizzione di u pruduttu
Attributu di u pruduttu | Valore di l'attributu |
Fabbricante: | STMicroelectronics |
Categoria di u pruduttu: | Microcontrollori à 8 bit - MCU |
RoHS: | Dettagli |
Serie: | STM8S207CB |
Stile di muntatura: | SMD/SMT |
Pacchettu / Custodia: | LQFP-48 |
Core: | STM8 |
Dimensione di a memoria di u prugramma: | 128 kB |
Larghezza di u bus di dati: | 8 bit |
Risoluzione ADC: | 10 bit |
Frequenza massima di clock: | 24 MHz |
Numeru d'I/O: | 38 E/S |
Dimensione di a RAM di dati: | 6 kB |
Tensione di alimentazione - Min: | 2,95 V |
Tensione di alimentazione - Max: | 5,5 V |
Temperatura minima di funziunamentu: | - 40°C |
Temperatura massima di funziunamentu: | + 85°C |
Imballaggio: | Vassoio |
Marca: | STMicroelectronics |
Altezza: | 1,4 mm |
Tipu d'interfaccia: | CAN, I2C, SPI, UART |
Lunghezza: | 7 mm |
Sensibile à l'umidità: | Iè |
Numeru di canali ADC: | 10 Canali |
Numeru di Timer/Contatori: | 6 Cronometri |
Serie di processori: | STM8S20x |
Tipu di pruduttu: | Microcontrollori à 8 bit - MCU |
Tipu di memoria di prugramma: | EEPROM |
Quantità di pacchettu di fabbrica: | 1500 |
Sottucateguria: | Microcontrollori - MCU |
Larghezza: | 7 mm |
Pesu unitariu: | 0,006409 once |
♠ Linea di prestazioni, MCU STM8S à 8 bit à 24 MHz, finu à 128 KB Flash, EEPROM integrata, ADC à 10 bit, timer, 2 UART, SPI, I²C, CAN
I microcontrollori di a linea di prestazioni STM8S20xxx à 8 bit offrenu da 32 à 128 Kbyte di memoria di prugramma Flash. Sò chjamati dispositivi à alta densità in u manuale di riferimentu di a famiglia di microcontrollori STM8S.
Tutti i dispositivi STM8S20xxx offrenu i seguenti vantaghji: costu di sistema riduttu, robustezza di e prestazioni, cicli di sviluppu brevi è longevità di u produttu.
U costu di u sistema hè riduttu grazia à una EEPROM di dati veri integrata per finu à 300 000 cicli di scrittura/cancellazione è un altu livellu d'integrazione di u sistema cù oscillatori di clock interni, watchdog è reset di brown-out.
E prestazioni di u dispusitivu sò assicurate da 20 MIPS à una frequenza di clock di a CPU di 24 MHz è caratteristiche migliorate chì includenu I/O robusti, watchdog indipendenti (cù una fonte di clock separata) è un sistema di sicurezza di u clock.
I cicli di sviluppu brevi sò garantiti grazia à a scalabilità di l'applicazione in una architettura di produttu di famiglia cumuna cù pinout cumpatibili, mappa di memoria è periferiche modulari. A documentazione cumpleta hè offerta cù una larga scelta di strumenti di sviluppu.
A longevità di u produttu hè assicurata in a famiglia STM8S grazia à u so core avanzatu chì hè fattu cù una tecnulugia di punta per applicazioni cù alimentazione da 2,95 V à 5,5 V.
■ Core
– CPU massima: finu à 24 MHz, 0 stati d'attesa @ CPU ≤16 MHz
– Core STM8 avanzatu cù architettura Harvard è pipeline à 3 tappe
– Set d'istruzzioni allargatu
– Massimu 20 MIPS à 24 MHz
■ Ricordi
– Prugramma: finu à 128 Kbytes Flash; cunservazione di i dati 20 anni à 55 °C dopu à 10 kcicli
– Dati: finu à 2 Kbyte di dati veri EEPROM; durata 300 kcicli
– RAM: finu à 6 Kbyte
■ Orologiu, reset è gestione di l'approvvigionamentu
– Tensione di funziunamentu da 2,95 à 5,5 V
– Oscillatore risonatore à cristallu di bassa putenza
– Ingressu di clock esternu
– RC 16 MHz internu, regulabile da l'utente
– RC interna à bassa putenza 128 kHz
– Sistema di sicurezza di l'orologio cù monitor di l'orologio
– Modi di bassa putenza d'attesa, di fermata attiva è di fermata
– Orologi periferichi spenti individualmente
– Reset di accensione è spegnimentu permanentemente attivu, à bassu cunsumu
■ Gestione di l'interruzioni
– Controller d'interruzioni annidatu cù 32 interruzioni
– Finu à 37 interruzioni esterne nantu à 6 vettori
■ Timer
– 2 temporizzatori di usu generale à 16 bit, cù 2+3 canali CAPCOM (IC, OC o PWM)
– Timer di cuntrollu avanzatu: 16-bit, 4 canali CAPCOM, 3 uscite cumplementari, inserimentu di tempu mortu è sincronizazione flessibile
– Timer basicu à 8 bit cù prescaler à 8 bit
- Timer di sveglia automatica
– Cane di guardia di finestra, cane di guardia indipendente
■ Interfacce di cumunicazione
– Alta velocità 1 Mbit/s beCAN 2.0B attivu
– UART cù uscita di clock per u funziunamentu sincronu – Modu maestru LIN
– UART cù LIN 2.1 cumpatibile, modi master/slave è risincronizazione automatica
– Interfaccia SPI finu à 10 Mbit/s
– Interfaccia I2C finu à 400 Kbit/s
■ ADC à 10 bit cù finu à 16 canali
■ I/O
– Finu à 68 I/O nantu à un pacchettu à 80 pin, cumprese 18 uscite à altu sink
– Cuncepimentu I/O assai robustu, immune à l'iniezione di corrente
– Supportu di sviluppu
– Modulu d'interfaccia à un solu filu (SWIM) è modulu di debug (DM)
■ Chjave ID unica di 96 bit per ogni dispusitivu